The app is a complete free handbook of VLSI with diagrams and graphs. It is part of electronics & communications engineering education which brings important topics, notes, news & blog on the subject. Download the App as quick reference guide & ebook on this electronics & communications engineering subject.
The app covers more than 90 topics of VLSI Design in detail. These topics are divided in 5 units.
You can very easily pass and succeed in your exams or interviews, the app provides quick revision and reference to the topics like a detailed flash card.
Each topic is complete with diagrams, equations and other forms of graphical representations for easy understanding. Some of topics Covered in this application are:
1. Semiconductor memories :Introduction and types
2. Read Only Memory (ROM)
3. Three transistor DRAM cell
4. One transistor DRAM Cell
5. Flash memory
6. Low - Power CMOS Logic Circuits: Introduction
7. Design of CMOS inverters
8. MOS Inverters : introduction to switching characteristics
9. Scan-Based Techniques
10. Built-In Self Test (BIST) Techniques
11. Historical prospective of VLSI Design : Moore's Law
12. Classification of CMOS digital circuit types
13. A Circuit Design Example
14. VLSI Design methodologies
15. VLSI Design flow
16. Design Hierarchy
17. Concept of regularity, modularity and locality
18. CMOS fabrication
19. Fabrication Process Flow : Basic Steps
20. Fabrication of the nMOS transistor
21. CMOS fabrication : p-well process
22. CMOS fabrication : n-well process
23. CMOS fabrication : twin tub process
24. Stick diagrams and mask layout design
25. MOS transistor : physical structure
26. The MOS System under External Bias
27. Structure and operation of MOSFET
28. The threshold voltage
29. Current voltage characteristics of MOSFET
30. Mosfet scaling
31. Effects of scaling
32. Small Geometry Effects
33. MOS Capacitances
34. MOS inverter
35. Voltage transfer characteristics (VTC) of MOS inverter
36. Inverters with n-type MOSFET load
37. Resistive load inverter
38. Design of Depletion-Load Inverters
39. CMOS inverter
40. Delay time definitions
41. Calculation of Delay Times
42. Inverter Design with Delay Constrains : Example
43. Combinational MOS Logic Circuits : introduction
44. MOS Logic Circuits with Depletion nMOS Loads : Two-Input NOR Gate
45. MOS Logic Circuits with Depletion nMOS Loads : Generalized NOR structure with multiple inputs
46. MOS Logic Circuits with Depletion nMOS Loads : Transient analysis of NOR gate
47. MOS Logic Circuits with Depletion nMOS Loads : Two-Input NAND Gate
48. MOS Logic Circuits with Depletion nMOS Loads : Generalized NAND structure with multiple inputs
49. MOS Logic Circuits with Depletion nMOS Loads : Transient analysis of NAND gate
50. CMOS logic circuits : NOR2 (two input NOR ) gate
51. CMOS NAND2 (two input NAND) gate
52. Layout of Simple CMOS Logic Gates
53. Complex Logic Circuits
54. Complex CMOS Logic Gates
55. Layout of Complex CMOS Logic Gates
56. AOI and OAI Gates
57. Pseudo-nMOS Gates
58. CMOS Full-Adder Circuit & carry ripple adder
59. CMOS Transmission Gates (Pass Gates)
60. Complementary Pass-Transistor Logic (CPL)
61. Sequential MOS logic Circuits : Introduction
62. Behavior of Bistable Elements
63. The SR Latch Circuit
64. Clocked SR Latch
65. Clocked JK Latch
66. Master-Slave Flip-Flop
67. CMOS D-Latch and Edge-Triggered Flip-Flop
68. Dynamic Logic Circuits : Introduction
69. Basic Principles of Pass Transistor Circuits
All topics are not listed because of character limitations set by the Play Store.
L'application est un guide complet et gratuit de VLSI avec des diagrammes et des graphiques. Il fait partie de l'enseignement de l'électronique et des communications d'ingénierie qui apporte des sujets importants, des notes, des nouvelles et blog sur le sujet. Téléchargez l'application en tant que guide de référence rapide et ebook sur cette électronique et les communications soumises en ingénierie.
L'application couvre plus de 90 sujets de conception VLSI en détail. Ces sujets sont divisés en 5 unités.
Vous pouvez très facilement passer et réussir dans vos examens ou des entrevues, l'application fournit une révision rapide et référence aux sujets comme une carte flash détaillée.
Chaque sujet est complet avec des diagrammes, des équations et d'autres formes de représentations graphiques pour faciliter la compréhension. Certains des sujets abordés dans cette application sont:
1. Semiconductor mémoires: Introduction et types
2. Read Only Memory (ROM)
3. Trois transistor cellule DRAM
4. Un transistor DRAM cellulaire
5. La mémoire flash
6. Bas - Puissance CMOS Logic Circuits: Introduction
7. Conception d'inverseurs CMOS
8. MOS Onduleurs: introduction aux caractéristiques de commutation
9. Techniques Scan-Based
10. Built-In Self test (BIST) Techniques
11. prospective historique de conception VLSI: la loi de Moore
12. Classification des CMOS types de circuits numériques
13. Circuit Design Exemple
14. méthodologies de conception VLSI
flux 15. conception VLSI
16. Conception Hiérarchie
17. Concept de régularité, de modularité et de la localité
18. fabrication CMOS
19. Fabrication Déroulement: Étapes de base
20. Fabrication du transistor nMOS
21. CMOS fabrication: processus puits p
22. CMOS fabrication: processus puits n
23. CMOS fabrication: processus de bain double
24. diagrammes de bâton et de la conception de tracé de masque
transistor MOS 25.: structure physique
26. Le système MOS sous polarisation externe
27. Structure et fonctionnement du MOSFET
28. La tension de seuil
29. caractéristiques de tension actuelles de MOSFET
30. Mosfet mise à l'échelle
31. Effets de la mise à l'échelle
Effets 32. Petite Géométrie
33. MOS Des capacités
34. inverseur MOS
35. caractéristiques de transfert de tension (VTC) de MOS inverseur
36. Onduleurs avec type n charge de MOSFET
37. Resistive inverseur de charge
38. Conception de Onduleurs Depletion-Load
39. inverseur CMOS
40. Retard définitions de temps
41. Calcul du temps de délai
42. Inverter Conception avec délai Contraintes: Exemple
Logique 43. combinatoires MOS Circuits: introduction
44. MOS Logic Circuits avec charges Depletion nMOS: Deux-Input NOR Porte
45. MOS Logic Circuits avec charges Depletion nMOS: Generalized NOR Structure à entrées multiples
46. MOS Logic Circuits avec charge Depletion nMOS: Analyse transitoire de la porte NOR
47. MOS Logic Circuits avec charges Depletion nMOS: Deux-Input NAND Porte
48. MOS Logic Circuits avec charges Depletion nMOS: structure NAND Généralisée avec de multiples entrées
49. MOS Logic Circuits avec charge Depletion nMOS: Analyse transitoire de la porte NON-ET
50. CMOS circuits logiques: NOR2 (deux entrées NOR) porte
51. CMOS NAND2 (deux NAND d'entrée) porte
52. Mise en page de Simple CMOS Logic Gates,
53. Circuits logiques complexes
54. Complexe Logique CMOS Portes
55. Disposition du complexe CMOS Logic Gates,
56. AOI et OAI Portes
57. Pseudo-nMOS Portes
58. CMOS Full-Adder Circuit & carry sommateur d'ondulation
59. CMOS Transmission Portes (Col Gates)
60. Complémentaire Pass-Transistor Logic (CPL)
61. Sequential Circuits logiques MOS: Introduction
62. Comportement des bistable Elements
63. Le SR Loquet Circuit
64. Clocked Latch SR
65. Clocked JK Loquet
66. Master-Slave Flip-Flop
67. CMOS D-Latch et Edge-Triggered Bascule
68. Dynamique Circuits logiques: Introduction
69. Principes de base de Passe Transistor Circuits
Tous les sujets ne sont pas répertoriés en raison des limitations de caractères définies par le Play Store.